Відстеження замовлення
Prom – найбільший маркетплейс України

DVI/HDMI LEVEL SHIFT NXP PTN3360BBS QFN48

Код: 222651
Під замовлення. Відправка з 14.04.2026
10+ купили
67.88 
Замовлення у продавця — від 300 ₴

Доставка

  • Іконка доставки
    Підписка на доставку Smart
    Безкоштовно — у відділення Нової Пошти
  • Іконка доставки
    Нова Пошта

Оплата та гарантії

  • Іконка оплати
    Оплата на рахунок
  • Іконка оплати
    Приват реквізити на Viber
  • Іконка оплати
    без/готівка без ПДВ для Юр. осіб від 2500 грн
  • Іконка оплати
    monobank реквізити на Viber
DVI/HDMI LEVEL SHIFT NXP PTN3360BBS QFN48 - фото 1 - id-p72367233
  • DVI/HDMI LEVEL SHIFT NXP PTN3360BBS QFN48 - фото 1 - id-p72367233
  • DVI/HDMI LEVEL SHIFT NXP PTN3360BBS QFN48 - фото 2 - id-p72367233

Характеристики та опис

Виробник
NXP Semiconductors
код товару 222651

Товар на складі – ціна актуальна. Товар не на складі, ціна не актуальна

Микросхема NXP PTN3360BBS QFN48 у наявності та на замовлення, гарантія 2 міс. Приймаємо запити на будь-які електронні компоненти.

Features

High-speed TMDS level shifting

  • Converts four lanes of low-swing AC-coupled differential input signals to DVI v1.0 and HDMI v1.3a compliant open-drain current-steering differential output signals
  • TMDS level shifting operation up to 2.5 Gbit/s per lane (250 MHz character clock)
  • Integrated 50 Ω termination resistors for self-biasing differential inputs
  • Back-current safe outputs to disallow current when power device is off and monitor is on
  • Disable feature to turn off TMDS inputs and outputs and to enter low-power state

DDC level shifting

  • Integrated DDC level shifting (3.3 V source to 5 V sink side)
  • 0 Hz to 400 кгц I2C-bus clock frequency
  • Back-power safe sink-side terminals to disallow backdrive current when power is off or when DDC is not enabled

HPD level shifting

  • HPD non-inverting level shift from 5 V on the side to sink 3.3 V on the source side or from 0 V on the side to sink 0 V on the source side
  • Integrated 200 kΩ pull-down resistor on HPD sink input guarantees 'input LOW' when no display is plugged in
  • Back-power safe design on HPD_SINK to disallow backdrive current when power is off

General

  • Power supply 3.3 V +- 10 pct
  • ESD resilience to 8 kV HBM, 500 V CDM
  • Power-saving modes (using output enable)
  • Back-current-safe design on all sink-side main link, DDC and HPD terminals
  • Transparent operation: no re-timing or software configuration required
Був online: Сьогодні
Allchips
Allchips
98% позитивних відгуків